Ambos lados da revisão anteriorRevisão anteriorPróxima revisão | Revisão anterior |
projetos:jiga_conflex_a:teste [04/09/2024 16:45] – [TESTE IOs OUTPUTS - [ IOs de Saida ]] henrique.leopold | projetos:jiga_conflex_a:teste [06/09/2024 13:25] (atual) – Corrige Imagens wagner.rebello |
---|
---- | ---- |
| |
| |
| * RESULTADO ARMAZENADO EM MONGODB DURANTE A EXECUÇÃO DOS TESTES. |
| |
| #_id 66c5fda72d21e39f067f5b83 (ID DO REGISTRO NO B.D. MONGO_DB) |
| #DATA 1724251550 (DATA E HORA INICIO DO TESTE) |
| #NS 102235 (NS DA PLACA COLETADO PELA USB CAM 2) |
| #3V_BAT "('OK', '3.27V')" (TENSÃO DA BATERIA DO DS1302) |
| #3V_CPU "('OK', '3.28V')" (TENSÃO 3V3 ALIMENTAÇÃO DA CPU) |
| #5V_CPU "('OK', '4.94V')" (TESNSÃO 5V ALIMENTAÇÃO DA CPU) |
| #12V_CPU "('OK', '12.41V')" (TENSÃO 12V ALIMENTAÇÃO DA CPU) |
| #12V_IOS "('OK', '12.29V')" (TENSÃO 12V ISOLADA ALIMENTAÇÃO DA IO) |
| #5V_GIGA "('OK', '4.97V')" (TENSÃO 5V ALIMENTAÇÃO FONTA DA GIGA) |
| #12V_BIAS "('OK', '12.17V')" (TENSÃO 12V ALIMENTAÇÃO DO DPA) |
| #FULLLOAD20V "{'OK'}" (TESTE DE CARGA COM FONTE DE ALIMENTAÇÃO EM 20V) |
| #FULLLOAD24V "{'OK'}" (TESTE DE CARGA COM FONTE DE ALIMENTAÇÃO EM 24V) |
| #FULLLOAD48V "{'OK'}" (TESTE DE CARGA COM FONTE DE ALIMENTAÇÃO EM 48V) |
| #FULLLOAD60V "{'OK'}" (TESTE DE CARGA COM FONTE DE ALIMENTAÇÃO EM 60V) |
| #OVER_SHUNT "('OK', '0.99A')" (TESTE DO LIMITE MAX DE CORRENTE NÃO EXCEDEU 0,99A EM NENHUM MOMENTO) |
| #POWEREVERSE "{'OK'}" (TESTE DA REVERSÃO DA FONTE CC '+/- PARA -/+) |
| #POWERUP20V "{'OK'}" (TESTE DE PARTIDA DA FONTE COM 20V) |
| #POWERUP24V "{'OK'}" (TESTE DE PARTIDA DA FONTE COM 24V) |
| #POWERUP48V "{'OK'}" (TESTE DE PARTIDA DA FONTE COM 48V) |
| #POWERUP60V "{'OK'}" (TESTE DE PARTIDA DA FONTE COM 60V) |
| #BLANKCB "DIRTY" (REGISTRA SE OS CONFIGURATION BITS DO PIC24FJ256GB110 ESTÃO LIMPOS) |
| #FIRMWMENS "-" (REGISTRA SE FIRMWARE DE MENSAGENS FOI INSTALADO) |
| #FIRMWPROD "-" (REGISTRA SE FIRMWARE DE PRODUÇÃO FOI INSTALADO) |
| #FIRMWTEST "OK" (VERIFICA SE FIRMWARE DE TESTE FOI INSTALADO) |
| #PEFIRMW "WITH" (REGISTRA SE PROGRAMMER EXECUTIVE ESTÁVA PREVIAMENTE INSTALADO) |
| #PICBLANK "DIRTY" (REGISTRA SE O PIC PIC24FJ256GB110 ESTÁ LIMPO) |
| #PICHECK "OK" (VERIFICA A PRESENÇA DO PIC PIC24FJ256GB110 NA PLACA) |
| #PICID "4127" (REGISTRA O ID DO PIC PIC24FJ256GB110) |
| #PICREV "4" (REGISTRA A REVISÃO DO PIC PIC24FJ256GB110) |
| #UART_TTL "{'OK'}" (TESTE DA UART EXTERNA DA CPU CONFLEX 'UART' DA PLACA 'C') |
| #UART_RS485 "{'OK'}" (TESTE DA UART RS485 INTERNA 'RS485 DOS MÓDULOS IO' "IRCOM" E "VERSA") |
| #COM_RELES "{'OK'}" (TESTE DO PORT COM_RELES DAS CPU 'WATCHDOG EXTERNO' DAS SDS) |
| #LED_AMARELO_EXT "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED TX DA UART EXTERNA DA CPU) |
| #LED_AMARELO_INT"{'OK'}" (TESTE DO PORT DE CONTROLE DO LED TX DA UART INTERNA DA CPU) |
| #LED_BRANCO "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED BRANCO 'RUN' DA CPU) |
| #LED_VERDE_EXT "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED RX DA UART EXTERNA DA CPU) |
| #LED_VERDE_INT "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED RX DA UART INTERNA DA CPU) |
| #LED_VERMELHO "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED VERMELHO 'ALARME' DA CPU) |
| #RST_TIBBO "{'OK'}" (TESTE DO PORT DE CONTROLE RST_TIBBO) |
| #CTS_PIC "{'OK'}" (TESTE DO PORT DE CONTROLE CTS_PIC) |
| #TECLA_DIR "{'OK'}" (TESTE DA ENTRADA DA TECLA DIR) |
| #TECLA_DOWN "{'OK'}" (TESTE DA ENTRADA DA TECLA DOWN) |
| #TECLA_ESC "{'OK'}" (TESTE DA ENTRADA DA TECLA ESC) |
| #TECLA_OK "{'OK'}" (TESTE DA ENTRADA DA TECLA OK) |
| #TECLA_UP "{'OK'}" (TESTE DA ENTRADA DA TECLA UP) |
| #DEBUG_EN "{'OK'}" (TESTE DO PORT DE CONTROLE DEBUG_EN) |
| #INT_ED "{'OK'}" (TESTE DO PORT DE CONTROLE PWM INT_ED) |
| #INT_SD "{'OK'}" (TESTE DO PORT DE CONTROLE PWM INT_SD) |
| #MD_TIBBO "{'OK'}" (TESTE DO PORT DE CONTROLE MD_TIBBO) |
| #RTS_PIC "{'OK'}" (TESTE DO PORT DE CONTROLE RTS_PIC) |
| #RX_DEBUG "{'OK'}" (TESTE DO PORT DE CONTROLE RX_DEBUG) |
| #TIBBO_EN "{'OK'}" (TESTE DO PORT DE CONTROLE TIBBO_EN) |
| #TIBBO_OK "{'OK'}" (TESTE DO PORT DE CONTROLE TIBBO_OK) |
| #TX_DEBUG "{'OK'}" (TESTE DO PORT DE CONTROLE TX_DEBUG) |
| #EA01 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA01) |
| #EA02 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA02) |
| #EA03 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA03) |
| #EA04 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA04) |
| #EA05 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA05) |
| #EA06 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA06) |
| #BUZZER "{'OK'}" (TESTE DO SONOALARME) |
| #CLOCK "{'OK'}" (TESTE DO RELÓGIO DS1302) |
| #I2CPU "{'OK'}" (TESTE DA I2C DA CPU QUE CONTROLA OS IOS EXPANDERS) |
| #FLASH "{'OK'}" (TESTE CONFIRMA SE A FLASH SST25VF040B ESTÁ FUNCIONANDO) |
| #FLASHBLANK "{'OK'}" (TESTE CONFIRMA SE A FLASH ESTÁ LIMPA "CASO SUJA SERÁ TOTALMENTE LIMPA") |
| #EEPROM "{'OK'}" (TESTE CONFIRMA SE A EEPROM 24LC64 ESTÁ FUNCIONANDO) |
| #EEPROMBLANK "{'OK'}" (TESTE CONFIRMA SE A EEPROM 24LC64 ESTÁ LIMPA "CASO SUJA SERÁ TOTALMENTE LIMPA") |
| #BACKLIGHT "{'OK'}" (TESTE CONFIRMA SE O BACKLIGH DO DISPLAY ESTÁ FUNCIONAL) |
| #DISPLAY "{'OK'}" (TESTE CONFIRMA SE O DISPLAY ESTÁ RECEBEBNDO CARACTERES ADEQUADAMENTE) |
| #DATAEND 1724251937 (DATA E HORA FIM DO TESTE) |
===== Solução de Problemas ===== | ===== Solução de Problemas ===== |
Quando for reportado defeitos o operador deverá avaliar cada caso de acordo com o listado. | Quando for reportado defeitos o operador deverá avaliar cada caso de acordo com o listado. |
TESTE DA REVERSÃO DA FONTE CC '+/- PARA -/+ (TESTE DA PONTE RETIFICADORA); | TESTE DA REVERSÃO DA FONTE CC '+/- PARA -/+ (TESTE DA PONTE RETIFICADORA); |
| |
{{ :projetos:jiga_conflex_a:fontesch.png |}} | {{ :projetos:jiga_conflex_a:teste:fontesch.png |}} |
{{ :projetos:jiga_conflex_a:fontetop.png |}} | {{ :projetos:jiga_conflex_a:teste:fontetop.png |}} |
{{ :projetos:jiga_conflex_a:fontebotton.png |}} | {{ :projetos:jiga_conflex_a:teste:fontebotton.png |}} |
* Resultados dos Testes: | * Resultados dos Testes: |
| |
| |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
{{ :projetos:jiga_conflex_a:icspsch.png |}} | {{ :projetos:jiga_conflex_a:teste:icspsch.png |}} |
{{ :projetos:jiga_conflex_a:icspbotton.png |}} | {{ :projetos:jiga_conflex_a:teste:icspbotton.png |}} |
| |
* Resultado dos Testes: | * Resultado dos Testes: |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
| |
{{ :projetos:jiga_conflex_a:serialexternasch.png |}} | {{ :projetos:jiga_conflex_a:teste:serialexternasch.png |}} |
{{ :projetos:jiga_conflex_a:serialexternabotton.png |}} | {{ :projetos:jiga_conflex_a:teste:serialexternabotton.png |}} |
| |
* Resultado dos Testes: | * Resultado dos Testes: |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
| |
{{ :projetos:jiga_conflex_a:serialinternasch.png |}} | {{ :projetos:jiga_conflex_a:teste:serialinternasch.png |}} |
{{ :projetos:jiga_conflex_a:serialinternabotton.png |}} | {{ :projetos:jiga_conflex_a:teste:serialinternabotton.png |}} |
| |
* Resultado dos Testes: | * Resultado dos Testes: |
| |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
{{ :projetos:jiga_conflex_a:comumrelessch.png |}} | {{ :projetos:jiga_conflex_a:teste:comumrelessch.png |}} |
{{ :projetos:jiga_conflex_a:comumrelesbotton.png |}} | {{ :projetos:jiga_conflex_a:teste:comumrelesbotton.png |}} |
| |
* Resultado dos Testes: | * Resultado dos Testes: |
| |
#COM_RELES "{'OK'}" (TESTE DO PORT COM_RELES DAS CPU 'WATCHDOG EXTERNO' DAS SDS) | #COM_RELES "{'OK'}" (TESTE DO PORT COM_RELES DAS CPU 'WATCHDOG EXTERNO' DAS SDS) |
#LED_AMARELO_EXT "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED TX DA UART EXTERNA DA CPU) | #LED_AMARELO_EXT "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED TX DA UART EXTERNA DA CPU) |
#LED_AMARELO_INT"{'OK'}" (TESTE DO PORT DE CONTROLE DO LED TX DA UART INTERNA DA CPU) | #LED_AMARELO_INT"{'OK'}" (TESTE DO PORT DE CONTROLE DO LED TX DA UART INTERNA DA CPU) |
#LED_BRANCO "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED BRANCO 'RUN' DA CPU) | #LED_BRANCO "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED BRANCO 'RUN' DA CPU) |
#LED_VERDE_EXT "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED RX DA UART EXTERNA DA CPU) | #LED_VERDE_EXT "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED RX DA UART EXTERNA DA CPU) |
#LED_VERDE_INT "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED RX DA UART INTERNA DA CPU) | #LED_VERDE_INT "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED RX DA UART INTERNA DA CPU) |
#LED_VERMELHO "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED VERMELHO 'ALARME' DA CPU) | #LED_VERMELHO "{'OK'}" (TESTE DO PORT DE CONTROLE DO LED VERMELHO 'ALARME' DA CPU) |
#RST_TIBBO "{'OK'}" (TESTE DO PORT DE CONTROLE RST_TIBBO) | #RST_TIBBO "{'OK'}" (TESTE DO PORT DE CONTROLE RST_TIBBO) |
| |
| |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
| |
{{ :projetos:jiga_conflex_a:inputssch.png |}} | {{ :projetos:jiga_conflex_a:teste:inputssch.png |}} |
{{ :projetos:jiga_conflex_a:imputsbotton.png |}} | {{ :projetos:jiga_conflex_a:teste:imputsbotton.png |}} |
| |
* Resultado dos Testes: | * Resultado dos Testes: |
| |
| #CTS_PIC "{'OK'}" (TESTE DO PORT DE CONTROLE CTS_PIC) |
| #TECLA_DIR "{'OK'}" (TESTE DA ENTRADA DA TECLA DIR) |
| #TECLA_DOWN "{'OK'}" (TESTE DA ENTRADA DA TECLA DOWN) |
| #TECLA_ESC "{'OK'}" (TESTE DA ENTRADA DA TECLA ESC) |
| #TECLA_OK "{'OK'}" (TESTE DA ENTRADA DA TECLA OK) |
| #TECLA_UP "{'OK'}" (TESTE DA ENTRADA DA TECLA UP) |
| |
| |
INT_SD | INT_SD |
| |
{{ :projetos:jiga_conflex_a:bidirecionaissch.png |}} | {{ :projetos:jiga_conflex_a:teste:bidirecionaissch.png |}} |
{{ :projetos:jiga_conflex_a:bidirecionalbotton.png |}} | {{ :projetos:jiga_conflex_a:teste:bidirecionalbotton.png |}} |
| |
| * Resultado dos Testes: |
| |
| #DEBUG_EN "{'OK'}" (TESTE DO PORT DE CONTROLE DEBUG_EN) |
| #INT_ED "{'OK'}" (TESTE DO PORT DE CONTROLE PWM INT_ED) |
| #INT_SD "{'OK'}" (TESTE DO PORT DE CONTROLE PWM INT_SD) |
| #MD_TIBBO "{'OK'}" (TESTE DO PORT DE CONTROLE MD_TIBBO) |
| #RTS_PIC "{'OK'}" (TESTE DO PORT DE CONTROLE RTS_PIC) |
| #RX_DEBUG "{'OK'}" (TESTE DO PORT DE CONTROLE RX_DEBUG) |
| #TIBBO_EN "{'OK'}" (TESTE DO PORT DE CONTROLE TIBBO_EN) |
| #TIBBO_OK "{'OK'}" (TESTE DO PORT DE CONTROLE TIBBO_OK) |
| #TX_DEBUG "{'OK'}" (TESTE DO PORT DE CONTROLE TX_DEBUG) |
| |
| |
EA06 | EA06 |
| |
{{ :projetos:jiga_conflex_a:analogssch.png |}} | {{ :projetos:jiga_conflex_a:teste:analogssch.png |}} |
{{ :projetos:jiga_conflex_a:analogsbotton.png |}} | {{ :projetos:jiga_conflex_a:teste:analogsbotton.png |}} |
| |
| * Resultados dos Testes: |
| |
| #EA01 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA01) |
| #EA02 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA02) |
| #EA03 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA03) |
| #EA04 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA04) |
| #EA05 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA05) |
| #EA06 "{'OK'}" (TESTE DA ENTRADA ANALÓGICA EA06) |
| |
| |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
| |
{{ :projetos:jiga_conflex_a:buzzersch.png |}} | {{ :projetos:jiga_conflex_a:teste:buzzersch.png |}} |
{{ :projetos:jiga_conflex_a:buzzertop.png |}} | {{ :projetos:jiga_conflex_a:teste:buzzertop.png |}} |
{{ :projetos:jiga_conflex_a:buzzerbotton.png |}} | {{ :projetos:jiga_conflex_a:teste:buzzerbotton.png |}} |
| |
| * Resultado dos Testes: |
| |
| #BUZZER "{'OK'}" (TESTE DO SONOALARME) |
| |
==== CLOCK - [ Teste do Relógio ] ==== | ==== CLOCK - [ Teste do Relógio ] ==== |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
| |
{{ :projetos:jiga_conflex_a:clocksch.png |}} | {{ :projetos:jiga_conflex_a:teste:clocksch.png |}} |
{{ :projetos:jiga_conflex_a:clockbotton.png |}} | {{ :projetos:jiga_conflex_a:teste:clockbotton.png |}} |
{{ :projetos:jiga_conflex_a:clocktop.png |}} | {{ :projetos:jiga_conflex_a:teste:clocktop.png |}} |
| |
| * Resultado do testes: |
| |
| #CLOCK "{'OK'}" (TESTE DO RELÓGIO DS1302) |
| |
| |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
| |
{{ :projetos:jiga_conflex_a:i2cpusch.png |}} | {{ :projetos:jiga_conflex_a:teste:i2cpusch.png |}} |
{{ :projetos:jiga_conflex_a:i2cpubotton.png |}} | {{ :projetos:jiga_conflex_a:teste:i2cpubotton.png |}} |
| |
| * Resultado dos Testes: |
| |
| #I2CPU "{'OK'}" (TESTE DA I2C DA CPU QUE CONTROLA OS IOS EXPANDERS) |
==== TESTE DA FLASH - [ Memoria Flash Externa SST25VF040B] ==== | ==== TESTE DA FLASH - [ Memoria Flash Externa SST25VF040B] ==== |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
| |
{{ :projetos:jiga_conflex_a:flashsch.png |}} | {{ :projetos:jiga_conflex_a:teste:flashsch.png |}} |
{{ :projetos:jiga_conflex_a:flashbotton.png |}} | {{ :projetos:jiga_conflex_a:teste:flashbotton.png |}} |
| |
| * Resultado dos Testes: |
| |
| #FLASH "{'OK'}" (TESTE CONFIRMA SE A FLASH SST25VF040B ESTÁ FUNCIONANDO) |
| #FLASHBLANK "{'OK'}" (TESTE CONFIRMA SE A FLASH SST25VF040 ESTÁ LIMPA "CASO SUJA SERÁ TOTALMENTE LIMPA") |
====TESTE DA EEPROM - [ Memoria EEPROM 24LC64 ] ==== | ====TESTE DA EEPROM - [ Memoria EEPROM 24LC64 ] ==== |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
| |
{{ :projetos:jiga_conflex_a:eepromsch.png |}} | {{ :projetos:jiga_conflex_a:teste:eepromsch.png |}} |
{{ :projetos:jiga_conflex_a:eeprombotton.png |}} | {{ :projetos:jiga_conflex_a:teste:eeprombotton.png |}} |
| |
| * Resultado dos Testes: |
| |
| #EEPROM "{'OK'}" (TESTE CONFIRMA SE A EEPROM 24LC64 ESTÁ FUNCIONANDO) |
| #EEPROMBLANK "{'OK'}" (TESTE CONFIRMA SE A EEPROM 24LC64 ESTÁ LIMPA "CASO SUJA SERÁ TOTALMENTE LIMPA") |
| |
| |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
| |
{{ :projetos:jiga_conflex_a:displaysch.png |}} | {{ :projetos:jiga_conflex_a:teste:displaysch.png |}} |
{{ :projetos:jiga_conflex_a:displaybotton.png |}} | {{ :projetos:jiga_conflex_a:teste:displaybotton.png |}} |
{{ :projetos:jiga_conflex_a:displaytop.png |}} | {{ :projetos:jiga_conflex_a:teste:displaytop.png |}} |
| |
| * Resultado dos Testes: |
| |
| #BACKLIGHT "{'OK'}" (TESTE CONFIRMA SE O BACKLIGH DO DISPLAY ESTÁ FUNCIONAL) |
| #DISPLAY "{'OK'}" (TESTE CONFIRMA SE O DISPLAY ESTÁ RECEBEBNDO CARACTERES ADEQUADAMENTE) |
| |
| |
IMAGEM DO CIRCUITO | IMAGEM DO CIRCUITO |
| |
{{ :projetos:jiga_conflex_a:dispopogopins.png |}} | {{ :projetos:jiga_conflex_a:teste:dispopogopins.png |}} |
| |
| |
| |
| |